Skip to main content

Download

 Download Corner

Comments

Popular posts from this blog

Full Adder dengan 3 to 8 Decoder dan 2 Buah Gerbang OR + BCD to Decimal Order

DASAR SISTEM #1 Tujuan Praktikum Mahasiswa diharapkan mampu mengimplementasikan full adder dengan menggunakan 3 ke 8 decoder dengan 2 buah gerbang OR  serta mampu mengubah kode BCD menjadi decimal order menggunakan decoder. Rumusan Masalah Buatlah implementasi full adder dengan menggunakan 3 to 8 decoder dengan 2 buah gerbang OR dan BCD to decimal order. Dasar Teori 1. Multiplexer Multiplexer  adalah rangkaian logika yang berfungsi memilih data yang ada pada inputnya untuk disalurkan ke outputnya dengan bantuan sinyal pemilih atau sinyal control.  Jumlah input mux adalah  2 n  (n = 1,2,3,…) dengan n adalah jumlah bit sinyal pemilih. Sehingga terdapat MUX 2 ke 1 dengan 1-bit sinyal pemilih, MUX 4 ke 1 dengan 2-bit sinyal pemilih, MUX 8 ke 1 dengan 3-bit sinyal pemilih, dan seterusnya.  Simbol multiplexer : Simbol Multiplexer Diagram Digital Multiplexer Tabel kebenaran multiplexer : Tabel Kebenaran Multiplexer 2. Demultiplexer Demultiplexer  adalah  rangkaian logika yang berfungsi meny

Memahami Cara Kerja Rangkaian Full Adder Parallel contohAdd4signed.sch DSCH dalam Operasi Penjumlahan dan pengurangan

DASAR SISTEM #2 Tujuan Praktikum Memahami cara kerja rangkaian full adder parallel dalam file “contohAdd4signed.sch” dalam operasi penjumlahan dan pengurangan. Rumusan Masalah Apakah rangkaian full adder parallel telah berfungsi sebagai penjumlahan dan pengurangan? Apakah dalam representasinya rangkaian full adder parallel menunjukkan nilai yang overflow? Lalu bagaimana representasinya dalam rangkaian full adder parallel? Dalam kondisi apa lampu dapat menyala? Dasar Teori 1. Penjumlahan (Adder) Ilustrasi penjumlahan bilangan desimal (kiri) dan bilangan biner (kanan). Ilustrasi Adder 2. Penjumlahan Biner 1-Bit a. Half Adder Rangkaian penjumlahan yang tidak menyertakan bawaan sebelumnya ( previous carry ) pada inputnya. Tabel Kebenaran dan Diagram Digital Half Adder b.  Full Adder Rangkaian penjumlahan yang menyertakan bawaan sebelumnya ( previous carry ) pada inputnya. Tabel Kebenaran dan Diagram Digital Full Adder Dalam hal ini, C p adalah previous carry (bawaan sebelumnya) dan C n ad